2 u012202729 u012202729 于 2016.01.26 11:20 提问

博通的芯片,采用eeprom起来,是否可以起来的时候配置外置phy 1C

问题如图描述,博通的芯片53262,后面四个口接了个四口phy,eeprom是否能控制外置phy,

1个回答

devmiao
devmiao   Ds   Rxr 2016.01.27 22:21
Csdn user default icon
上传中...
上传图片
插入图片
准确详细的回答,更有利于被提问者采纳,从而获得C币。复制、灌水、广告等回答会被删除,是时候展现真正的技术了!
其他相关推荐
B50610-DS07-RDS(博通千兆以太网手册)
B50610-DS07-RDS(博通千兆以太网手册)
MAC和PHY的介绍
一.有关MAC的硬件知识 MAC: Media Access Control 全双工或者半双工模式,依赖于物理层的支持。 功能: 1. 封装上一层数据,下发 2. 帧的接收、发送 3. 解出下一层的数据,上传。接收时会进行校验和的检查。 不需要知道物理设备是什么,也不关心物理设备的速度。 半双工模式: 共享介质访问,早期的HUB联网,在一个时刻只能有一个站点发包,以太网工
PHY芯片手册B50612D
这个手册主要是为做网络这块使用B50612或者B50610网络芯片准备的, 网上好多都找不到,所以分享出来给大家,仅供参考
对于phy芯片的认识
吾日三省吾身
Broadcom芯片53262的SDK移植
转载:http://blog.csdn.net/crstal_522/article/details/6038594  我们这款产品的硬件搭配为PowerPC860+BCM53262,尽管PowerPC860在这个年代略显不够Power,但是它以极高的稳定性还是占有一席之地。BCM53262和BCM53242是兄弟,很多人都用过BCM53242,实际上它们是一样的,在Broadcom公司的家
Marvell 88E1145PHY芯片的初始化配置
PHY芯片的初始化配置有硬件配置和软件配置两种途径,当系统上电之后默认采用硬件配置的模式,如需要更改配置,可以通过软件写寄存器的方式来更改模式。本文主要说明硬件配置的方法,以Marvell 88E1145PHY芯片为例,除PHY芯片地址之外,其他内容均可以通过软件途径来更改。
bcm56146学习笔记
HiGig/HiGig+/HiGig2     HiGig(通常称为HiGigTM)是Broadcom公司的私有串行总线互联方案,于2001年推出,主要用于Broadcom公司StrataXGS系列芯片(如BCM5670/BCM5690等)之间的互联(也可以跟支持HiGig协议的NPU或ASIC连接),既可用于板内连接,也可通过背板走线形式实现跨板连接。 HiGig总线是在以太网协议的基础上发
控制芯片中 EEPROM 与 FLASH 的区别
掉电需保护且在程序运行过程中需要修改的少量参数保存在EEPROM中,其擦除次数较Flash多,Flash用来做程序和一些掉电保护和不需修改的数据。 Flash memory指的是“闪存”,所谓“闪存”,它也是一种非易失性的内存,属于EEPROM的改进产品。它的最大特点是必须按块(Block)擦除(每个区块的大小不定,不同厂家的产品有不同的规格),而EEPROM则可以一次只擦除一个字节(Byte)
以太网PHY层芯片LAN8720A简介
1、LAN8720A简介2、芯片管脚配置3、硬件电路
由FPGA配置PHY芯片弄出的问题
背景:用FPGA扩展5个100M以太网,5片PHY的MDC和MDIO并联在一起,读PHY的ID号错误。 1.电源,时钟都正常,原理图没有复位信号,飞线到FPGA软件复位,数据线三态正常。 2.更改了部分时序,时钟上升沿提前数据变化100ns,发现只有3号PHY能工作,其余4片没有响应,但是数据线波形不对,上升缓慢下降正常,三角波,只能是上拉太大(靠FPGA内部弱上拉),飞线1K电阻解决