关注
码龄
粉丝数
原力等级 --
被采纳
被点赞
采纳率
sxryxf
2022-07-02 21:34
采纳率: 0%
浏览 19
首页
硬件开发
已结题
8位秒表,灯不变,不知道该怎么改了
硬件工程
代码编译没有问题,但是不知道问题出在哪里
代码编译没有问题,但是不知道问题出在哪里
代码编译没有问题,但是不知道问题出在哪里
代码编译没有问题,但是不知道问题出在哪里
收起
写回答
好问题
0
提建议
关注问题
微信扫一扫
点击复制链接
分享
邀请回答
编辑
收藏
删除
收藏
举报
0
条回答
默认
最新
查看更多回答(-1条)
向“C知道”追问
报告相同问题?
提交
关注问题
从Proteus仿真到实物制作:51单片机
秒表
开发全流程避坑指南
2025-11-22 08:18
wdx012345的博客
针对实物开发中的核心挑战,如独立按键的抖动问题、数码管显示重影、复位电路稳定性以及晶振精度等,提供了具体的硬件设计思路、可靠的代码解决方案(如状态机消抖)和实用的调试技巧,帮助开发者有效避坑,实现稳定...
单片机课程设计(交通
灯
、
秒表
).docx
2022-02-09 16:09
该设计涵盖了单片机系统的构建、硬件电路设计、程序编写与调试,以及报告撰写等多个方面,旨在锻炼学生的综合技能。 一、设计内容与要求 1. 使用PROTEL99SE绘制单片机系统原理图:PROTEL99SE是一款电路设计软件,...
STC8A8K寄存器操作避坑指南:硬件PWM配置中的高
8位
/低
8位
拆分陷阱
2025-08-19 05:11
wdx0123456的博客
本文深入剖析了STC8A8K单片机硬件PWM配置中的核心难点——15位计数器数值向高
8位
和低
8位
寄存器的正确拆分方法。针对常见的拆分陷阱,文章提供了精确的计算步骤、代码示例及调试心法,帮助开发者避免因寄存器操作不当...
第六章
秒表
功能
2025-03-26 19:13
Mr 黄锦华的博客
reg和wire的判断很容易搞不清楚总会 有多余的联想,比如认为reg就是寄存器,wire是线;或者认为reg会综合成寄存器,wire不会综合 成寄存器。但是这些其实和reg型还是wire型都并无关系,在信号类型的判断时不需要做...
基于Verilog和FPGACPLD的多功能
秒表
设计1
2022-08-04 12:11
【基于Verilog和FPGA/CPLD的多功能
秒表
设计】是一个典型的数字系统设计实验,旨在让学生掌握Verilog硬件描述语言以及FPGA/CPLD的编程应用。实验目的是通过设计一个具备多种功能的计时
秒表
,提升学生对并行处理的理解...
单片机
秒表
优质课程设计.doc
2025-04-20 01:04
AT89C51是一款低功耗高性能的
8位
微控制器,具有4KB的内部可编程闪烁存储器(FPEROM),与MCS-51系列微控制器产品兼容。它支持多种功能,包括全静态工作、宽工作电压范围、丰富的I/O线、定时器/计数器、中断构造、全...
单片机:实现
秒表
倒计时(附带源码)
2024-12-10 14:30
南城花随雪。的博客
秒表
倒计时是嵌入式开发中常见的一个项目,它涉及到实时计时、按键控制、数字显示等多个方面。通过单片机的定时器和外设控制,可以实现一个功能齐全的
秒表
系统,其中包括计时、暂停、重置等功能,并能够将计时信息...
嵌入式开发与应用实验三——定时器实现一秒闪烁一次
2024-09-08 20:45
社恐小美~的博客
该寄存器是用来计数的,不需要进配置,在将定时器打开以后便自动开始计数,直到与ARR寄存器中的值相匹配产生溢出事件。 4. 使能定时器更新中断,开启定时器计数,配置定时器中断优先级 CEN:使能计数器 0:禁止...
基于8254/8255/8259芯片的电子闹钟系统设计与实现——从汇编语言到硬件接口的全流程解析
2025-08-27 10:27
flink9streamer的博客
本文详细解析了基于8254...通过汇编语言编程,从硬件接口设计、芯片初始化到核心功能开发,完整阐述了如何构建一个具备计时、显示、键盘设置及音乐闹铃功能的嵌入式系统,是深入理解计算机底层硬件交互的经典实践案例。
32、基于
秒表
自动机的模块化系统操作模型
2025-08-21 02:17
gold的博客
本文提出了一种基于参数化
秒表
自动机网络(NSA)的模块化系统操作通用模型,旨在解决现有可调度性分析方法在建模精度和计算复杂度上的不足。该模型通过形式化定义系统配置、自动机构成及通信机制,能够准确生成系统...
Vivado 2019.2纯Verilog数字时钟设计及记时
秒表
功能实现
2025-04-23 13:21
丶本心灬的博客
逻辑综合是将高层次的硬件描述语言(HDL)代码转换为门级网表的过程。Vivado综合工具可以接受Verilog或VHDL代码,并将其综合成与目标FPGA硬件相兼容的逻辑单元。综合过程通常包括多个步骤,如编译、优化和映射到目标...
【蓝桥杯实战-定时器进阶:从基础定时到多功能
秒表
设计】
2025-07-23 23:22
草莓NaN宝宝的博客
本文以蓝桥杯单片机开发为背景,深入解析51单片机定时器的工作原理,从基础定时到中断配置,并结合动态数码管扫描与按键消抖技术,实战演示如何设计并优化一个多功能
秒表
系统。内容涵盖定时器初值计算、模块化编程及...
光敏电阻控制led亮度程序_单片机开发系统学习LED亮度控制原理
2020-12-06 04:09
weixin_39635648的博客
早期控制LED亮度的方法一般是采用...一、硬件的简单介绍:该实验在“ME300B型51/AVR单片机学习开发系统”上完成(本刊2005年第11期和2006年第1期上分别有ME300B的功能与使用介绍),实验中用到了开发系统上的8个发光...
七种计数器总结(格雷码计数器、环形计数器、约翰逊计数器、FLSR、简易时分秒数字
秒表
|verilog代码|Testbench|仿真结果)
2023-06-02 15:37
Loudrs的博客
二进制码转格雷码的基本思路:从最右边一位起,依次将每一位与左边一位异或(XOR),作为对应格雷码该位的值,最左边一位
不变
。详情可以查看自然二进制数与格雷码转换。 模块的接口信号图如下: 3.2 Verilog代码 ...
PID算法讲解+PID电机闭环控制介绍
2024-04-06 13:24
Joshua.Xu的博客
还记得我们上面讲过的测速吗,如果是开环控制的话你可以看到在占空比
不变
的情况下速度值其实是很不稳定的。而且根据电池的电量不同,相同的占空比得到的转速也不同。在开环状态下其实测转速意义不大,毕竟你只能看...
从零到一:基于Quartus II与DE2-115的层次化
秒表
系统实现
2025-07-15 23:41
code8的博客
它从项目意义、环境搭建讲起,逐步拆解了模100/60计数器、分频器等核心模块的层次化设计方法,并涵盖了原理图集成、功能仿真、管脚分配与硬件下载等关键步骤,帮助初学者系统掌握数字逻辑设计与FPGA开发的核心技能。
.NET Framework 开发自定义 Windows 控件
2023-09-03 20:11
小卓工的博客
使用可以开发和实现新的控件。可以通过继承来扩展熟悉的用户控件和现有控件的功能。还可以编写自定义控件,这些控件执行自己的绘制。确定创建何种类型的控件可能令人困惑。本主题重点介绍各种可继承控件之间的差异,...
QuartusII实战:
8位
16进制频率计的Verilog实现与硬件验证(附完整工程)
2025-10-19 01:41
月光族代表的博客
本文详细介绍了使用Verilog HDL在Quartus II开发环境中,设计并实现一个
8位
16进制频率计的完整流程。内容涵盖核心模块设计思路、Verilog代码编写、Modelsim仿真验证以及最终的硬件下载与测试,并提供了完整的源码...
VHDL课程设计:基于FPGA开发板的时钟-日历-
秒表
-闹钟(按键控制+红外遥控),获课程最高分,附带源码。
2024-03-12 15:47
仙人球小熊的博客
一.实验目的:电子系统设计课程标志性内容的设计理解和...2.2发挥性要求具备运动
秒表
计数功能。年、月、日、星期相互切换,即设置年、月、日可以自动切换为星期。具备12和24小时的切换。三.方案考虑:3.1硬件方案。
51单片机实战 2 --独立按键与数码管动态交互设计
2025-08-30 00:02
a2b3c4d5e的博客
本文详细讲解了51单片机如何实现独立按键与四位数码管的动态交互设计。通过剖析硬件原理(包括独立按键的消抖处理和74HC138译码器驱动数码管)与软件架构(按键扫描、动态显示和主循环数据处理三大核心模块),并...
没有解决我的问题,
去提问
向专家提问
向AI提问
付费问答(悬赏)服务下线公告
◇ 用户帮助中心
◇ 新手如何提问
◇ 奖惩公告
问题事件
关注
码龄
粉丝数
原力等级 --
被采纳
被点赞
采纳率
系统已结题
7月10日
关注
码龄
粉丝数
原力等级 --
被采纳
被点赞
采纳率
创建了问题
7月2日