关注
码龄
粉丝数
原力等级 --
被采纳
被点赞
采纳率
小_汪
2022-07-22 11:48
采纳率: 77.3%
浏览 213
首页
硬件开发
已结题
sync引脚含义是什么
基带工程
想问下有些电源管理芯片的sync引脚的含义是什么。我看有些原理图上直接接了一个上拉电阻
收起
写回答
好问题
0
提建议
关注问题
微信扫一扫
点击复制链接
分享
邀请回答
编辑
收藏
删除
收藏
举报
3
条回答
默认
最新
关注
码龄
粉丝数
原力等级 --
被采纳
被点赞
采纳率
乐观的study123
2022-07-22 14:06
关注
好多开关电源管理芯片都有SYNC引脚用于和外部时钟同步
本回答被题主选为最佳回答
, 对您是否有帮助呢?
本回答被专家选为最佳回答
, 对您是否有帮助呢?
本回答被题主和专家选为最佳回答
, 对您是否有帮助呢?
解决
1
无用
评论
打赏
微信扫一扫
点击复制链接
分享
举报
评论
按下Enter换行,Ctrl+Enter发表内容
查看更多回答(2条)
向“C知道”追问
报告相同问题?
提交
关注问题
LMK048288时钟芯片
sync
接口
2025-06-22 18:38
零度随想的博客
LMK048288 的
SYNC
接口本质是一个时序对齐触发机制,在多设备同步、JESD204B subclass 1 应用中扮演关键角色。使用
SYNC
保证多个芯片产生一致...LMK048288 的
SYNC
引脚
是控制芯片内部 SYSREF 输出对齐的时钟控制信号;
XILINX Spartan7_XC7S15 FPGA开发板硬件设计原理图.pdf
2022-01-28 09:31
综上所述,这份文件提供了关于XILINX Spartan7_XC7S15 FPGA开发板的详尽硬件设计信息,包括电源管理、时钟、I/O配置、接口连接等多个方面,对于学习FPGA设计、嵌入式系统开发或者基于STM32和ARM的硬件集成有着重要的...
硬件开发
——PCIe
2024-07-26 08:36
Hello Mr.Z的博客
硬件开发
——PCIe 小狼@http://blog.csdn.net/xiaolangyangyang 一、
引脚
定义 SMBUS:10kHz~100KHz,用于传输PCIe卡信息(如智能电源管理) JTAG: 设插拔:PRSNT1#和PRSNT2#用于PCIe热插拔,在PCIe卡上,PRSNT1#和...
i.MX8MP平台开发分享(IOMUX篇)- 硬件原理
2023-01-01 13:45
漫游嵌入式的博客
我们都知道,芯片包含数量有限的
引脚
,其中大部分有多种信号选择。这些信号到
引脚
和
引脚
到信号的选择是由输入输出多路复用器称为IOMUX。IOMUX也被用来配置其他
引脚
的特性,比如说电压水平和驱动强度等等。
【功能开发】DSP TIC2000硬件过流保护Register配置——EPWM-DC
2025-03-20 00:11
电气风味拿铁的博客
输入X-BAR输入选择(INPUTxSELECT)寄存器定义哪些GPIO
引脚
分配为跳闸区输入/跳闸输入。 DCTRIPSEL 数字比较(DC)子模块比较ePWM模块外部的信号(例如,来自模拟比较器的CMPSSx信号),以直接生成PWM事件/动作,...
IC芯片管脚的定义
2023-04-13 11:31
老白兔²⁰的博客
常用IC芯片管脚的定义中引文翻译
I2S协议
引脚
定义详解:超详细版硬件连接指南
2026-01-20 02:36
一一MIO一一的博客
深入讲解I2S协议的各个
引脚
功能及其在实际硬件中的连接方法,帮助开发者准确实现音频设备间的通信。内容涵盖时钟、数据、帧同步等关键信号,结合i2s协议特点提供实用布线建议。
索尼CMOS每个
引脚
功能解释、功能配置,小白能看懂、直接使用
2023-11-18 18:43
拼年有限的牛马的博客
---设置cmos主从模式选择,主模式拉低,从模式拉高----输入型io,fpga发送,cmos识别。...1 触发输入信号的第1个
引脚
----输入型io。触发输入信号的第2个
引脚
----输入型io。INCK 主机时钟输入
引脚
----输入型io。
14-Linux驱动开发-输入子系统
2025-11-29 16:01
偶像你挑的噻的博客
Linux输入子系统(Input Subsystem)极大地简化了驱动开发的复杂度,让开发者只需关注硬件交互和事件上报,而无需关心数据如何传递给用户空间。
使用 STM32F103 实现 SBUS 接口:硬件设计、软件开发与代码实现
2025-07-13 14:34
无人装备硬件开发爱好者的博客
文章从协议特性分析入手,重点阐述了硬件设计中的电平反向转换(三极管/反相器方案)和抗干扰措施,以及软件开发的帧解析和11位通道数据提取方法。通过分层架构设计(硬件抽象层、协议解析层、应用层)实现模块化...
没有解决我的问题,
去提问
向专家提问
向AI提问
付费问答(悬赏)服务下线公告
◇ 用户帮助中心
◇ 新手如何提问
◇ 奖惩公告
问题事件
关注
码龄
粉丝数
原力等级 --
被采纳
被点赞
采纳率
系统已结题
8月10日
关注
码龄
粉丝数
原力等级 --
被采纳
被点赞
采纳率
已采纳回答
8月2日
关注
码龄
粉丝数
原力等级 --
被采纳
被点赞
采纳率
创建了问题
7月22日