前面的参数能看懂,后面两个LVCOMOS开始看不懂,10%-90%Vdd什么意思?
这个频谱也看不懂,
这两个也看不懂,也有10%-90%
第一问:"10%-90% Vdd"意思是输出电压的变化范围从Vdd的10%到90%。LVCMOS输出特性描述的是该晶振的输出电压的最大和最小值,以及其他一些参数,例如输出电流和输入拉电阻等。
第二问:从说明书中可以看出,Integrated random phase jitter (RMS, 12kHz-5MHz)是一个评估振荡器输出信号相位稳定性的指标,其值为0.52ps。Phase Noise (dBc/Hz)是评估振荡器输出信号频谱的一个指标,其单位是dBc/Hz。据图1可以看出,当频率偏差在10MHz,电压为3.3V,输出为LVCMOS时,相位噪声的大小在-100dBc/Hz 到-170dBc/Hz之间。10%-90%Vdd指的是在10%到90%的电源电压范围内的输出特性。
第三问:上面的数据和图表是记录和描述晶振的性能特征,包括相位抖动、频谱、工作电压、时序特征等。
关于“90% Vdd, 2.5/2,8/3.3V devices”,以及“95% Vdd,1.8V devices”:这是对电源电压与晶振工作状态的限制。
关于"10%-90% Vdd":这是一个电压限制,表示在保证晶振正常工作的前提下,允许的电源电压的范围,具体范围应该在数据手册或者说明书中有详细的解释。
关于“T_start”和“T_resume”:它们是在图 4 和图 5 中描述的,分别是从电源关闭状态到开始工作,以及从 ST 模式恢复到工作状态的时间。