Snake_farmer 2023-02-16 15:19 采纳率: 66.7%
浏览 78

GD32f303时钟配置

gd32f303vct6 外部晶振25MHz;选用外部高速时钟,配置系统时钟频率为100MHz==AHB=APB2=2*APB1;

img

img

img

但是挂载APB1上的timer分频32-1为1MHz,这是何故?配置如下

img

APB1为50MHZ,timer1不应该也是50MHZ吗?
我还试着倍频设置为60,sys_clk也达到了700+MHz,(spi1两个时钟之间的频率重400KHz冲到了1.3+MHz)
这说明只要倍频够,频率就可以超过理论120MHz吗?

望前沿英雄提点一下,在下感激不尽!

  • 写回答

1条回答 默认 最新

  • CSDN-Ada助手 CSDN-AI 官方账号 2023-02-16 18:10
    关注
    评论

报告相同问题?

问题事件

  • 创建了问题 2月16日

悬赏问题

  • ¥30 arduino vector defined in discarded section `.text' of wiring.c.o (symbol from plugin)
  • ¥20 关于#c++#的问题:(2)运算二叉树·表达式一般由一个运算符和两个操作数组成:(相关搜索:二叉树遍历)
  • ¥20 如何训练大模型在复杂因素组成的系统中求得最优解
  • ¥15 关于#r语言#的问题:在进行倾向性评分匹配时,使用“match it"包提示”错误于eval(family$initialize): y值必需满足0 <= y <= 1“请问在进行PSM时
  • ¥45 求17位带符号原码乘法器verilog代码
  • ¥20 PySide6扩展QLable实现Word一样的图片裁剪框
  • ¥15 matlab数据降噪处理,提高数据的可信度,确保峰值信号的不损失?
  • ¥15 怎么看我在bios每次修改的日志
  • ¥15 python+mysql图书管理系统
  • ¥15 Questasim Error: (vcom-13)