Snake_farmer 2023-02-16 15:19 采纳率: 66.7%
浏览 101

GD32f303时钟配置

gd32f303vct6 外部晶振25MHz;选用外部高速时钟,配置系统时钟频率为100MHz==AHB=APB2=2*APB1;

img

img

img

但是挂载APB1上的timer分频32-1为1MHz,这是何故?配置如下

img

APB1为50MHZ,timer1不应该也是50MHZ吗?
我还试着倍频设置为60,sys_clk也达到了700+MHz,(spi1两个时钟之间的频率重400KHz冲到了1.3+MHz)
这说明只要倍频够,频率就可以超过理论120MHz吗?

望前沿英雄提点一下,在下感激不尽!

  • 写回答

1条回答 默认 最新

  • CSDN-Ada助手 CSDN-AI 官方账号 2023-02-16 18:10
    关注
    评论

报告相同问题?

问题事件

  • 创建了问题 2月16日