2 yanapupa yanapupa 于 2016.04.27 10:46 提问

计算机中,通常用来表示主存地址的是

计算机中,通常用来表示主存地址的是
移码,补码,原码,无符号数

1个回答

lenovo20142018
lenovo20142018   2016.04.27 12:59
已采纳

那些都是涉及到数的运算里面的,主存地址应该是进制的问题。

Csdn user default icon
上传中...
上传图片
插入图片
准确详细的回答,更有利于被提问者采纳,从而获得C币。复制、灌水、广告等回答会被删除,是时候展现真正的技术了!
其他相关推荐
计算机数据表示
2.1 数据表示 2.1.1 信息、数字和字符的表示 1.信息表示 存储数据的逻辑部件有两种状态,即高电位和低电位,分别与"1"和"0"相对应。在计算机中,如果一种电位状态表示一个信息单元,那么一位二进制数可以表示两个信息单元。若使用2位二进制数,则可以表示4个信息单元;使用3位二进制数,可以表示8个信息单元。二进制数的位数和可以表示的信息单元之间存在着幂次数的关系。也就是说,当用n位二进制数
主存储器与存储系统
主存储器与存储系统1、存储系统的组成1.1、存储器的分类按存储器在计算机系统中的作用分类:高速缓冲存储器:高速缓冲存储器(Cache)位于主存和CPU之间,用于存放正在执行的程序段和数据,以便CPU能高速地使用它们。Cache的存储速度与CPU的速度相匹配,但存储量较小,价格较高,一般制作在CPU芯片中主存储器:主存用来存放计算机运行期间所需要的程序和数据,CPU可直接随机地进行读写访问。主存有一
浮点数如何在计算机中表示
根据IEEE 754标准,浮点数的表示形式如下:     其中,S为数的符号位,为0时表示正数,为1时表示负数;P为阶码,通常用移码表示;M为尾数,用原码表示。目前,计算机中主要使用三种形式的IEEE 754浮点数,如下表所示     在IEEE 754标准中,约定小数点左边隐含有一位,通常这位数就是1,因此单精度浮点数尾数的有效位数为24位,即尾数为1.xx...x。
计算机中的颜色表示法——RGB
颜色是我们对到达视网膜的各种频率的光的感觉。我们的视网膜有三种颜色感光视锥细胞,负责接收不同频率的光。这些感光器分类分别对应于红、绿和蓝三种颜色。人眼可以觉察的其他颜色都能由这三种颜色混合而成。 在计算机中,颜色通常用RGB(red-green-blue)值表示,这其实是三个数字,说明了每种原色的相对份额。如果用0到255的数字表示一种元素的份额,那么0表示这种颜色没有参与,255表示它完全参与其
存储器(二) -- 主存(一)
Abstract:文章内容来自于:哈工大计算机组成原理刘宏伟。 本篇文章主要讲主存储器的概述和半导体芯片的简介。 --------------------------------------- 主存储器概述主要是 4 个问题: 1, 主存的基本组成。 2, 主存与CPU之间的联系。 3, 主存中存储单元地址的分配。 4, 主存技术指标。 下面具体看看这几个问题 第一个:主存的基
什么是计算机的存储单元?
计算机信息存储单元的结构 数据必须首先在计算机内被表示,然后才能被计算机处理。计算机表示数据的部件主要是存储设备;而存储数据的具体单位是存储单元;因此,了解存储单元的结构是十分必要的。 (1)"位"(Bit):是计算机中最小的信息单位。一"位"只能表示0和1中的一个,即一个二进制位,或存储一个二进制数位的单位。 (2)"字节"(Byte):是由相连8个位组成的信息存储单位。 字节是目前计算机最基本
虚存与主存的地址映射方法详解
因为最近在写系统命令的时候,经常会出现段错误。但是段错误的提示信息一般情况下是比较少的,所以断错误并不是很好找。前几天从网上查询了关于段错误的一些资料,发现一般段错误基本都是与内存有关,比如有:访问不存在的内存地址,访问只读的内存地址,以及访问被系统保护的内存地址。通过dmesg命令可以查看发生段错误的程序名称、引起段错误发生的内存地址、指令指针地址、堆栈指针地址、错误代码、错误原因等。所以我打算
计算机编程理论基础
写在前面的话: 要想做好一件事情,态度端正,注重基础,确立目标,提高效率,坚持执行! 1 二叉链表的逻辑结构属于非线性结构。 2 循环队列中当队头和队尾指向相同的位置时,队列中的元素为0或者队列的长度。 3 属于黑盒测试方法的是(C)A语句覆盖 B逻辑覆盖 C边界值分析 D路径覆盖 4 不能用作C语言程序合法常量的是(C) A123 B‘\123’ C1,234 ...
高速缓冲存储器(Cache)概念
  高速缓冲存储器(Cache)一、概述  1.为什么要使用Cache  在多体交叉存储器中可知,I/O向主存请求的级别高于CPU访存,这就出现了CPU等待I/O访存的现象,致使CPU空等一段时间,甚至可能等待几个主存周期,从而降低了CPU的工作效率。为了避免CPU与I/O争抢访存,可在CPU与主存之间加一级缓存,这样,主存可将CPU要取的信息提前送至缓存,一旦主存在与I/O交换时,CPU
计算机组成原理——主存与cache的映射关系
特点:指主存的一个字块可以映像到整个Cache的任何一个字块中。这种映射方法比较灵活,cache的利用率高,但地址转换速度慢,且需要采用某种置换算法将cache中的内容调入调出,实现起来系统开销大。