关注
码龄
粉丝数
原力等级 --
被采纳
被点赞
采纳率
a持之以恒boy
2021-11-23 20:52
浏览 35
首页
硬件开发
已结题
将100张图像保存至DDR后,如何读取其中任意一张图像至hls ip进行处理,应该使用AXI DMA还是VDMA传输?
硬件架构
fpga开发
问题遇到的现象和发生背景
在DDR中预存100张图像,希望能指定读取任意一张图像到hls ip核中进行图像处理。
问题相关代码,请勿粘贴截图
运行结果及报错内容
我的解答思路和尝试过的方法
用VDMA好像无法实现指定图像的读取
我想要达到的结果
收起
写回答
好问题
0
提建议
关注问题
微信扫一扫
点击复制链接
分享
邀请回答
编辑
收藏
删除
收藏
举报
0
条回答
默认
最新
查看更多回答(-1条)
向“C知道”追问
报告相同问题?
提交
关注问题
ZYNQ
图像
处理
|静态
图像
通路|V
DMA
寄存器、
DDR
内存操作
2019-05-21 10:46
佛系入门ZYNQ图像处理的博客
在
图像
处理
、计算机视觉领域,Lena数字
图像
被大多数的键盘侠广泛
使用
,Lena可以说是
一张
司空见惯的标准图。 国外某期刊的主编,曾经说明过以下原因:1.Lena
图像
混合了各种细节、纹理特征、平滑区域和阴影部分,能够...
HLS
图像
处理
系列——在ZEDBoard搭建
DDR
图像
处理
通路
2015-06-29 20:09
LakersNation的博客
ZYNQ芯片内包含一个丰富特性的基于双核ARM Cortex-A9的
处理
子系统(Processing System,PS)和Xilinx 28nm可编程逻辑(Programmable Logic,PL)。PS除了核心外还包括片上存储器、外部存储器接口以及大量外设连接...
axi
-
dma
的
使用
方式
2022-05-11 13:40
mail-mail的博客
xilinx官网
axi
-
dma
介绍 一、认识
axi
-
dma
的接口 先来认识下
AXI
DMA
模块 此模块用到了三种总线,
AXI
4-Lite 用于对寄存器
进行
配置,
AXI
4 Memory Map 用于与内存交互,在此模块中又分立出了
AXI
4 Memory Map Read ...
目标检测YOLO实战应用案例
100
讲-基于印刷缺陷检测的嵌入式
图像
处理
(续)
2024-01-23 00:30
林聪木的博客
1)硬件资源本设计是基于嵌入式硬件平台为Xilinx推出的异构可扩展
处理
平台:ZYNQ-7000 SoC(System-on-Ch
ip
,片上系统)系列,芯片型号为XC7Z020CLG400-2(简称ZYNQ 7020), 该硬件平台的PS端采用了双核ARM Cortex-A9...
Zynq平台V
DMA
传输
YUV视频流的完整示例
2026-01-02 02:14
芦苇毛的博客
深入讲解Zynq平台上利用v
dma
实现YUV视频流高效
传输
的完整流程,涵盖配置、连接与调试关键细节,帮助掌握v
dma
在实际项目中的应用技巧。
Vivado常用
IP
2025-07-29 10:23
王明列的博客
除 ZYNQ7 Processing System 以外,大多数可启停的
IP
...通过一次完整仿真,能熟悉每个
IP
的接口名称,通过波形、数据模式和日志输出,掌握它的时序关系、采样时机、输出条件以及握手规则,为后续系统集成减少出错。
zynq linux系统上通过寄存器读写直接调用
HLS
IP
2020-12-31 00:18
FPGA硅农的博客
以一个向量加法的
HLS
IP
为例: linux应用程序代码如下 /* * Copyright (c) 2012 Xilinx, Inc. All rights reserved. * * Xilinx, Inc. * XILINX IS PROVIDING THIS DESIGN, CODE, OR INFORMATION "AS IS" AS A ...
V
DMA
配合PL端实现视频缩放
传输
的项目应用
2025-12-29 01:11
leniou的牙膏的博客
利用V
DMA
在PL端高效完成视频数据的缩放与
传输
,提升系统实时
处理
能力。结合v
dma
特性优化带宽利用率,实现稳定流畅的视频流控制。
AXI
总线协议[参照].pdf
2021-10-12 23:22
摄像头采集模块
使用
AXI
Stream接口发送原始视频数据,经过
HLS
(High-Level Synthesis)
图像
处理
模块
处理
后,可能通过另一个
AXI
Stream接口
传输
到
AXI
4兼容的VGA/HDMI控制器,以显示
处理
后的
图像
。
AXI
协议的灵活性和...
基于KV260的基础视频链路通路(M
IP
I+Demosaic+V
DMA
)
2024-10-24 12:48
hi94的博客
基于 KV260 + PCAM_5C 构建视频通路,通过 PYNQ 可视化
图像
,用以进一步
处理
图像
数据,从 M
IP
I 至
图像
数据,包括如下要点: 在 PYNQ 下通过 IIC 配置 OV5640 配置 M
IP
I CSI-2 Rx subsystem 经验汇总
AXI
4-Stream ...
没有解决我的问题,
去提问
向专家提问
向AI提问
付费问答(悬赏)服务下线公告
◇ 用户帮助中心
◇ 新手如何提问
◇ 奖惩公告
问题事件
关注
码龄
粉丝数
原力等级 --
被采纳
被点赞
采纳率
系统已结题
12月1日
关注
码龄
粉丝数
原力等级 --
被采纳
被点赞
采纳率
创建了问题
11月23日