1.同步双口RAM意味着两个端口的“读写”都受到同一时钟控制。
2.异步双口RAM意味着两个端口的“读写”受到两个时钟控制。
3.同步单口RAM意味着唯一的端口的“读写”都受到同一时钟控制。
4.异步单口RAM(假如是同步读,异步写)意味着唯一的端口的“读”是受到时钟控制的,而“写”是不受时钟控制的(就是一个组合逻辑电路)
问题1:请问以上四点的描述是否准确?
问题2:在保证两个时钟不会重合的前提下,异步单口RAM的读写能否分别受到两个时钟控制?
1.同步双口RAM意味着两个端口的“读写”都受到同一时钟控制。
2.异步双口RAM意味着两个端口的“读写”受到两个时钟控制。
3.同步单口RAM意味着唯一的端口的“读写”都受到同一时钟控制。
4.异步单口RAM(假如是同步读,异步写)意味着唯一的端口的“读”是受到时钟控制的,而“写”是不受时钟控制的(就是一个组合逻辑电路)
问题1:请问以上四点的描述是否准确?
问题2:在保证两个时钟不会重合的前提下,异步单口RAM的读写能否分别受到两个时钟控制?
在 FPGA 设计来说
1:异步 RAM 是读写受时钟控制,但是读写能用不同的时钟。
2:异步双口 RAM,双口、读、写可用四个独立的时钟。(当然,也能用一个相同的时钟)
3:异步单口 RAM,读、写可用两个独立的时钟。(当然,也能用一个相同的时钟)
4:同步双口 RAM,双口、读、写只用同一个时钟。
5:同步单口 RAM,读、写只用同一个时钟。