如果文件里数字是1就执行A,数字是0就执行B,且文件里数字会实时变化,这个要怎么用verilog写呢
2条回答 默认 最新
- Jesper_chien 2022-08-08 11:46关注
你有使用FPGA嗎? 或是只使用 testbench
基本上你的目標是透過文件,"控制"硬體行為,但這在實際情形是說不通的,硬體只會接收實體的數位訊號,
你說的應用使用 C 做上 MCU ( keil等工具 )可以很快實現,不需要做硬體,但如果真要做如果使用FPGA,應該要設置 xdc 文件,將文件的輸出轉換為信號 (0 or 1) 透過 GPIO 接上(寫 case 就搞定)
如果只使用 testbench "实时变化" 應該是難以達成 我會建議你去整合 "文件里数字" 的控制程式寫成 verilog ,不然沒法做。為何呢? 去想想 dumpfsdb 原理就知道你這個程序沒辦法判斷何時做完, testbench 就是要規定模擬時長的程式,不能無窮執行
解决 无用评论 打赏 举报
悬赏问题
- ¥15 关于#计算机视觉#的问题:求一份高质量桥梁多病害数据集
- ¥50 如何将脑的图像投影到颅骨上
- ¥15 提问一个关于vscode相关的环境配置问题,就是输入中文但是显示不出来,代码在idea可以显示中文,但在vscode不行,不知道怎么配置环境
- ¥15 netcore使用PuppeteerSharp截图
- ¥20 这张图页脚具体代码该怎么写?
- ¥20 WPF MVVM模式 handycontrol 框架, hc:SearchBar 控件 Text="{Binding NavMenusKeyWords}" 绑定取不到值
- ¥15 需要手写数字信号处理Dsp三个简单题 不用太复杂
- ¥15 数字信号处理考试111
- ¥15 allegro17.2生成bom表是空白的
- ¥15 请问一下怎么打通CAN通讯