关注
码龄
粉丝数
原力等级 --
被采纳
被点赞
采纳率
2301_78937420
2024-03-30 14:56
采纳率: 0%
浏览 333
首页
硬件开发
quartus里面的那个仿真 为什么不出结果呀
fpga开发
没有输出怎么回事 呀 用这个软件不能单独看这个波形图嘛 还是说要用另外一个软件仿真看波形图才行
收起
写回答
好问题
0
提建议
关注问题
微信扫一扫
点击复制链接
分享
邀请回答
编辑
收藏
删除
结题
收藏
举报
3
条回答
默认
最新
关注
码龄
粉丝数
原力等级 --
被采纳
被点赞
采纳率
爱肖战了
2024-10-18 22:57
关注
我遇到了一样的情况,好烦(˘•ω•˘)
本回答被题主选为最佳回答
, 对您是否有帮助呢?
本回答被专家选为最佳回答
, 对您是否有帮助呢?
本回答被题主和专家选为最佳回答
, 对您是否有帮助呢?
解决
无用
评论
打赏
微信扫一扫
点击复制链接
分享
举报
评论
按下Enter换行,Ctrl+Enter发表内容
查看更多回答(2条)
向“C知道”追问
报告相同问题?
提交
关注问题
Quartus
II 13.0波形
仿真
(解决无法产生
仿真
波形问题)
2023-11-04 20:45
Fitz&的博客
很多人在写完Verilog代码的时候要去进行
仿真
测试,但是你会发现你代码什么的都没有问题但是在
Quartus
II 13.0
里面
去
仿真
的时候没有出结果。总之就是很莫名其妙。所以今天我们去分享一下怎么来解决这个问题。(耐心看...
quartus
II13.0无法
仿真
出波形,窗口闪退问题
2022-03-21 16:35
阮小唐的博客
问题的详细情况:在用
quartus
II13.0自带的
仿真
器做波形
仿真
时,程序编译等等都没有错误,就是最后的波形
仿真
出不来。
仿真
波形时,窗口一闪而退,然后没有其他任何反应。 经验总结:1、在遇到问题查找解决办法时,...
VIVADO
仿真
器连接失败的硬件与软件排查指南
2025-10-02 03:14
ss78901的博客
本文提供了VIVADO
仿真
器连接失败的全面排查指南。首先从硬件入手,检查电源、线缆和JTAG信号,强调替换法的重要性。接着深入分析驱动程序这一常见故障点,给出卸载、清理和手动安装的详细步骤。最后探讨VIVADO环境...
modelsim
仿真
无波形问题
2024-08-19 15:27
LuDvei的博客
目录
仿真
文件检查无问题后打开modelsimcomple添加文件点击simulate跳转到sim框体右键工程,添加波形 - add wave开始输出波形
仿真
文件检查无问题后打开modelsim comple添加文件 点击simulate 跳转到sim框体 ...
FPGA开发流程全解析:从Verilog代码到实际硬件的完整指南(含ModelSim
仿真
技巧)
2025-07-25 14:47
g5h6i7j的博客
本文全面解析了FPGA开发流程,从Verilog代码编写、ModelSim
仿真
验证到综合实现与板级调试,提供了从项目规划到硬件实现的完整工程实践指南。文章深入探讨了可综合代码规范、状态机设计、时序约束、功耗优化等核心...
关于modelsim
仿真
波形不变化的原因
2023-07-22 09:47
小天才dhsb的博客
在使用modelsim
仿真
计数器时波形不变化,原因是
仿真
文件编写时计数器设置过大,而
仿真
时间设置不长,导致计数器没有跑到最大值程序就停止了,导致波形没有变化。
FPGA开发中那些让人头疼的报错及解决方案
2025-10-21 01:12
tree的博客
本文总结了FPGA开发中常见的几类棘手报错及其解决方案,包括顶层模块无逻辑、位宽不匹配警告、时序约束与违例、
仿真
与综合不一致、资源拥塞与耗尽,以及电源环境等非理想工况问题。文章提供了具体的代码示例和调试...
数字电子技术实战:数码管动态扫描与七段译码器的ModelSim
仿真
验证
2025-10-24 06:16
net55的博客
通过模块化Verilog代码,阐述了从单个数码管驱动到多位数码管动态扫描显示的原理,并重点讲解了如何利用ModelSim
仿真
工具进行功能验证与调试,确保逻辑正确性与时序同步,为FPGA硬件实现打下坚实基础。
芯片验证技术全解析:从动态验证到FPGA原型开发
2025-10-02 07:58
hill8的博客
本文全面解析芯片验证的核心技术与流程,重点阐述了动态验证技术如何通过
仿真
...同时,文章探讨了静态验证的深度分析作用,并介绍了FPGA原型开发在系统级验证与软硬件协同中的关键价值,为芯片成功流片提供坚实保障。
基于FPGA的血氧和心率蓝牙监测系统设计-max30102
2025-05-08 10:22
ThreeYear_s的博客
本产品的核心是基于心率传感器的智能心率监测系统,通过硬件端的心率传感器获取人体的心率和血氧浓度等信息,并进行实时监测。APP端与硬件端通过蓝牙进行通信配对,显示用户的实时心率数据并提供曲线图展示,同时也...
为什么很多人会觉得FPGA难学?
2022-06-28 17:59
ONEFPGA的博客
2)错误理解HDL语言,怎么看都看
不出
硬件结构。 HDL语言的英文全称是:Hardware Description Language,注意这个单词Description,而不是Design。开发者为什么要用 Description 这个词而不是Design呢?因为HDL确实...
基于
Quartus
的FPGA数字电路实验完整指南:从设计到下载
2025-12-24 06:14
古斯塔夫歼星炮的博客
手把手带你完成基于
Quartus
的数字电路实验,涵盖设计、
仿真
到FPGA下载全过程,适合初学者快速掌握数字电路实验的核心技能。
初学者如何学习FPGA?一文为你讲解清楚
2022-12-08 17:37
IC修真院的博客
想学习一门技术之前,我们先会从编程语言入手。就像学习FPGA,往往是从VHDL或者Verilog开始入手学习的。当然,任何编程语言的学习都不能一劳永逸,因为任何...下面就以我的个人经验,来为大家解析一下FPGA的学习技巧。
FPGA电子琴全流程开发指南:从Modelsim
仿真
到
Quartus
II硬件实现
2025-11-23 10:42
redis7keeper的博客
本文提供了一份完整的FPGA电子琴开发...详细讲解了如何使用Modelsim进行
仿真
验证,包括编写Testbench激励文件和解读波形,并指导如何通过
Quartus
II完成管脚分配、综合与硬件下载,最终在FPGA开发板上实现电子琴功能。
手把手带你实现SDRAM控制器(带Verilog代码)
2022-09-07 09:14
背影疾风的博客
可以看到,我们的状态机可以设计9个状态去实现它,可能有同学会问,为什么等待状态也要设置好几个不同的状态呀?能不能只设计一个?这是个好问题,其实这四个等待状态就相当于一个等待状态,我们的计数器也只设计...
为什么大量的人会觉得FPGA难学?
2021-03-03 09:34
wowo004的博客
只有在脑海中建立了一个个逻辑模型,理解FPGA内部逻辑结构实现的基础,才能明白为什么写Verilog和写C整体思路是不一样的,才能理解顺序执行语言和并行执行语言的设计方法上的差异。在看到一段简单程序的时候应该想到...
工业通信协议开发前准备:vivado2022.2安装教程
2025-12-23 06:09
美丽回忆一瞬间的博客
掌握vivado2022.2安装教程是开展工业通信协议开发的关键第一步,详细步骤帮助开发者快速搭建开发环境,确保项目顺利推进。
FPGA开发必看:vivado除法器ip核定点击除法教程
2025-12-30 02:47
半清斋的博客
深入讲解vivado中除法器ip核的配置与应用,手把手教你完成关键参数设置与
仿真
验证,提升FPGA开发效率。
FPGA|记得把BDF设为顶层文件啊!!!
2021-04-07 10:18
Begonia_cat的博客
4月4清明假期修改了一天的project依旧实现不了,RTL视图只能出来一个模块,另外...晚饭后回到实验室,我把实验室电脑上做出来的project打开,对比笔记本上没有做出来的project,突然想起好像是要把哪个设为顶层文件来着
新谈:为什么你觉得FPGA难学?如何入门?
2020-09-07 09:17
FPGA技术江湖的博客
今天给大侠带来新谈:为什么你觉得FPGA难学?如何入门?以前发过一篇,但是也是很多年前了,大体上还是可以参考,随着技术的发展革新,有些内容还是要与时俱进一下的,可以聊一聊个人的最新看法,仅供参考学习,话不...
没有解决我的问题,
去提问
向专家提问
向AI提问
付费问答(悬赏)服务下线公告
◇ 用户帮助中心
◇ 新手如何提问
◇ 奖惩公告
问题事件
关注
码龄
粉丝数
原力等级 --
被采纳
被点赞
采纳率
创建了问题
3月30日