看了cypress固件例程,基本都是端点的闭环测试,我想接收下位机的数据,应该是用PB和PD 16个IO口吧?哪个大神做个类似的固件,分享参考下吧,还有,我可以输入同时输入16位数据吗?数据经过fifo ,如何打包的,上位机如何解包啊? 我的下位机是人家开发好的,我想把信号读到电脑里处理,下位机没有slwr打入时序怎么办呢?如果信号500ns宽,我自己固件写2MHz的时序做wr信号可以吗? 小弟初学者,请大家不吝赐教 谢谢,
1条回答 默认 最新
悬赏问题
- ¥15 基于卷积神经网络的声纹识别
- ¥15 Python中的request,如何使用ssr节点,通过代理requests网页。本人在泰国,需要用大陆ip才能玩网页游戏,合法合规。
- ¥100 为什么这个恒流源电路不能恒流?
- ¥15 有偿求跨组件数据流路径图
- ¥15 写一个方法checkPerson,入参实体类Person,出参布尔值
- ¥15 我想咨询一下路面纹理三维点云数据处理的一些问题,上传的坐标文件里是怎么对无序点进行编号的,以及xy坐标在处理的时候是进行整体模型分片处理的吗
- ¥15 CSAPPattacklab
- ¥15 一直显示正在等待HID—ISP
- ¥15 Python turtle 画图
- ¥15 stm32开发clion时遇到的编译问题