major_Sum 2023-12-14 14:06 采纳率: 100%
浏览 8
已结题

关于fpga计数器的问题(Verilog)

我发现在使用计数器的时候,在复位后计数器的第一个周期是直接从1开始计的,而不是从0开始,那这样岂不是第一个周期就会少一个计数产生误差吗,这种情况要怎么处理呢,我看很多地方好像都是忽略了这个问题

img

比如这里面第一个周期是1-7 只有7个数

  • 写回答

1条回答 默认 最新

  • 日晨难再 数字IC领域优质创作者 2023-12-14 14:27
    关注

    出现这种情况,是因为你使用了复位信号清零,这毫无疑问会导致计数不精确,因为复位信号是异步的。
    但复位信号只应该在上电后拉低一次,在之后的计数器复位时,你不应该使用复位信号清零计数器,而是应该用一个同步信号,这样就能保证计数值严格可控。
    如有不懂可以追问,如已解决请采纳。

    本回答被题主选为最佳回答 , 对您是否有帮助呢?
    评论

报告相同问题?

问题事件

  • 系统已结题 12月22日
  • 已采纳回答 12月14日
  • 创建了问题 12月14日

悬赏问题

  • ¥50 如何在不能联网影子模式下的电脑解决usb锁
  • ¥20 服务器redhat5.8网络问题
  • ¥15 如何利用c++ MFC绘制复杂网络多层图
  • ¥20 要做柴油机燃烧室优化 需要保持压缩比不变 请问怎么用AVL fire ESE软件里面的 compensation volume 来使用补偿体积来保持压缩比不变
  • ¥15 python螺旋图像
  • ¥15 算能的sail库的运用
  • ¥15 'Content-Type': 'application/x-www-form-urlencoded' 请教 这种post请求参数,该如何填写??重点是下面那个冒号啊
  • ¥15 找代写python里的jango设计在线书店
  • ¥15 请教如何关于Msg文件解析
  • ¥200 sqlite3数据库设置用户名和密码