weixin_38293307 2017-11-01 09:57 采纳率: 25%
浏览 641
已结题

下面这个verilog的分频求讲解以下具体意思?谢谢!

reg CLK_DIV;
reg [31:0]DCLK_DIV;

parameter CLK_FREQ = 'D50_000_000;
parameter DCLK_FREQ = 'D10;

always @(posedge clk)
if(DCLK_DIV < (CLK_FREQ / DCLK_FREQ))
DCLK_DIV <= DCLK_DIV+1'b1;

else
begin
DCLK_DIV <= 0;
CLK_DIV <= ~CLK_DIV;

end

  • 写回答

0条回答

    报告相同问题?

    悬赏问题

    • ¥15 素材场景中光线烘焙后灯光失效
    • ¥15 请教一下各位,为什么我这个没有实现模拟点击
    • ¥15 执行 virtuoso 命令后,界面没有,cadence 启动不起来
    • ¥50 comfyui下连接animatediff节点生成视频质量非常差的原因
    • ¥20 有关区间dp的问题求解
    • ¥15 多电路系统共用电源的串扰问题
    • ¥15 slam rangenet++配置
    • ¥15 有没有研究水声通信方面的帮我改俩matlab代码
    • ¥15 ubuntu子系统密码忘记
    • ¥15 保护模式-系统加载-段寄存器